(1) BIU和EU可以并行工作,提高CPU效率。BIU监视着指令队列。当指令队列中有2个空字节时
,就自动把指令取到队列中。
(2) EU执行指令时,从指令队列头部取指令,然后执行。如需访问存储器,则EU向BIU发出请求,由BIU访问存储器。
(3) 在执行转移、调用、返回指令时,需改变队列中的指令,要等新指令装入队列中后,EU才继续执行指令。
BIU负责从内存指定区域取出指令传送到指令队列中排队;执行指令时所需要的操作数也由BIU从相应的内存区域取出,传送给执行部件EU。指令执行的结果如果需要存入内存的话,也由BIU写入相应的内存区域。总之,BIU同外部总线连接为EU完成所有的总线操作,并形成20位的内存物理地址。
总线接口部件又名总线接口单元 (BIU、Bus Interface Unit)
它和执行单元(EU)合称为8086、8088两大独立工作单元。
是想知道各部分功能吗?总线控制器的作用是将需要传送的数据按照CAN的帧格式和编码方式转换成协议数据流(发送),或者反过来转换(接收)。总线收发器的作用是将TTL信号转换为CAN标准的差分信号。总线收发...
按照ISO 11898规范,为了增强CAN-bus 通讯的可靠性,CAN-bus 总线网络的两个端点通常要加入终端匹配电阻(120Ω)。终端匹配电阻的大小由传输电缆的特性阻抗所决定,例如,双绞线的特性...
第一条 为加强信息管理制度,加快集团公司信息化建设步伐,提高信息资源的运作成效,结合集团公司具体情况,制定本信息管理制度。 第二条 本信息管理制度中关于信息的定义: 1、行政信息:集团公司系统内部...
总线接口部件由下列各部分组成:
(1)4个段地址寄存器:
CS——16位的代码段寄存器;
DS——16位的数据段寄存器;
ES——16位的扩展段寄存器;
SS——16位的堆栈段寄存器;
(2)16位的指令指针寄存器IP;
(3)20位的地址加法器;
(4)6字节的指令队列缓冲器。
总线接口部件又名总线接口单元 (BIU、Bus Interface Unit)
它和执行单元(EU)合称为8086、8088两大独立工作单元。
(1) BIU和EU可以并行工作,提高CPU效率。BIU监视着指令队列。当指令队列中有2个空字节时
,就自动把指令取到队列中。
(2) EU执行指令时,从指令队列头部取指令,然后执行。如需访问存储器,则EU向BIU发出请求,由BIU访问存储器。
(3) 在执行转移、调用、返回指令时,需改变队列中的指令,要等新指令装入队列中后,EU才继续执行指令。
随着嵌入式技术的不断发展,对嵌入式CPU的要求越来越高,而总线接口单元是嵌入式CPU不可或缺的重要组成部分,它为嵌入式CPU和外设及存储器之间提供了接口控制,是决定系统性能的重要因素。深入了解总线接口单元的基本结构和设计方法对嵌入式的开发大有好处。
verilog总线接口模块的设计
80286 CPU内部分为4个独立的处理部件:执行部件(EU)、地址部件(Address Unit,AU)、指令部件(Instruction Unit,IU)和总线接口部件(BIU)。每个部件都可与其他部件异步并行操作。因此,80286 CPU的运行速度较8086 CPU的快。
执行部件(EU)包括算术逻辑部件(ALU)及标志寄存器、通用寄存器队列和控制电路等。EU中的控制电路接收已译码指令的69位内部码,根据指令的要求产生执行指令所需的控制电位序列后送入EU及其他部件,以便完成指令执行并以操作结果影响标志位。EU中的通用寄存器用来暂存操作数和运算结果。此外,80286还增加了1个16位的机器状态字(MSW)寄存器。
地址部件(AU)包括物理地址发生器、段寄存器、段描述符高速缓冲存储器等。它是80286 CPU中的地址管理部件。
当80286 CPU运行于实地址方式时,与8086 CPU一样,AU负责将段地址与偏移地址组合起来形成20位物理地址。当80286 CPU运行于保护方式时,每次对存储器存取操作(包括指令代码预取)时,AU都必须做许可性检查和当前任务的段限制检查,以便测试本次存储器存取操作是否违反了存储器保护机制。若检查后存储器的存取操作是允许的,则AU就将逻辑地址(或虚拟地址)转换成BIU使用的物理地址。为了实现存储器存取操作的保护功能和加速逻辑地址向物理地址的转换,AU中设置了一个段描述符高速缓冲存储器。它可以与CPU中其他部件并行工作,不需要单独占用CPU时间,且具有高速性能。
指令部件IU包括指令译码器和已译码指令队列。当BIU从程序代码段预取来指令字节后,指令部件就将指令字节从预取队列中取出,送入指令译码器。指令译码器将每个指令字节译码
变成69位的内码形式,并存入已译码指令队列中。已译码指令队列共可保存3条被译码指令的内部码,即容量为(69×3)位。
BIU包括总线接口电路、预取器和6 B的预取队列。BIU负责处理CPU和系统总线之间的所有通信和数据传输。也就是说,BIU处理对存储器和I/O设备进行访问时的总线操作,包括产生总线操作时使用的地址、命令和数据信号。
与8086/8088 CPU一样,在CPU不使用总线进行操作数存取的空闲时间,BIU中的预取器从内存程序区中预取代码存入6 B的预取队列中。只要预取队列中至少有2 B为空时,便可开始预取操作。由于执行指令时,执行部件必须等待数据从内存取出(如果需要)后方能执行运算,因而数据存取请求与预取指令请求同时发生时,BIU将优先处理数据存取操作。控制转移类指令将使6 B预取队列清零,并从转移到的目标地址开始预取新的指令。
16位微处理器(图中为8086微处理器)可分成两个部分,一部分是执行部件(EU),即执行指令的部分;另一部分是总线接口部件(BIU),与8086总线联系,执行从存储器取指令的操作。微处理器分成EU和BIU后,可使取指令和执行指令的操作重叠进行。EU部分有一个寄存器堆,由8个16位的寄存器组成,可用以存放数据、变址和堆栈指针、算术运算逻辑单元(ALU)执行算术运算和逻辑操作,标志寄存器寄存这些操作结果的条件。执行部件中的这些部件是通过数据总线传送数据的。总线接口部件也有一个寄存器堆,其中CS、DS、SS和ES是存储空间分段的分段寄存器。IP是指令指针。内部通信寄存器也是暂时存放数据的寄存器。指令队列是把预先取来的指令流存放起来。总线接口部件还有一个地址加法器,把分段寄存器值和偏置值相加,取得20位的物理地址。数据和地址通过总线控制逻辑与外面的8086系统总线相联系。8086有16位数据总线,处理器与片外传送数据时,一次课传送16位二进制数。8086具有一个初级流水线结构,可以实现片内操作与片外操作的重叠。