基于IPCore的高速数据发送卡的设计
讨论使用FPGA来实现PC I IP Core的方法,介绍高速数据发送卡的功能和结构,通过实际工作描述使用IP Core来实现数据发送卡的逻辑控制设计,以及PC IW DM驱动程序的设计。
基于S5933的高速数据发送板卡的CPLD设计
文章主要讨论如何利用pci专用接口芯片s5933去进行pci高速数据传输,首先简要介绍pci总线及s5933的内部结构,然后对s5933的3种数据传输方式进行简要阐述,最后通过实际工作来描述如何用cpld进行高速数据发送板卡的逻辑控制设计。
基于S5933的高速数据发送板卡的CPLD设计
文中主要讨论如何利用pci专用接口芯片s5933去进行pci高速数据传输,介绍了pci总线以及s5933的内部结构和数据传输方式,并给出了用cpld进行高速数据发送板卡逻辑控制的设计实例。
PCM高速遥测发送卡的WDM驱动程序设计
pcm高速遥测数据发送卡是一款基于pci接口芯片9054的pcm信号源,工作码速率可达10mb/s。以在windows2000操作系统下设计pcm高速遥测数据发送卡的wdm驱动程序为例,介绍wdm驱动程序的基本特点和遥测数据发送卡的基本结构,详细讨论利用driverstudio开发wdm驱动程序设计的关键技术,如设备初始化、软件fifo、中断处理和dma操作等。
基于S5933的高速数据发送板卡的CPLD设计
讨论利用pci专用接口芯片s5933进行pci高速数据传输的方法。简要介绍pci总线及s5933的内部结构,对s5933的3种数据传输方式进行简介,并通过实际工作描述用cpld进行高速数据发送板卡的逻辑控制设计。
DVB-C和以太网数据发送卡的设计
基于数据广播和internet的数据发送卡含ts和icp数据输入、fifo缓冲存储、打包、加密、数据收发器8019、spi串口,rca、pci桥和pci等接口电路。nbc电路与catv连接,pci电路与pc机连接交换数据,max9115作驱动电路。html格式以太网数据流和mpeg2格式dvb-c数据流以asi和spi形式输入,经74f675a串并转换进入fifo。5416进行打包和加密并以时分复用方式传输dvb-c和以太网数据,实现数据总线访问。
基于PCI接口的DVB发送卡设计
介绍了一种置于计算机或dvb网关内部的pci接口插卡,该发送卡通过标准的dvb输出接口———异步串行口(asi),可以将计算机内部的mpeg2传输流数据以一定的速率发送给各种数字视频设备,实现大规模并行数据广播的发送。介绍了通过发送卡实现这种海量传输的硬件实现方案及设计要点分析。
基于并播技术的DVB发送卡设计
介绍了并行广播技术,提出了作为大规模信源的并行数据如何通过mpeg-2传输流数据发送卡实现这种海量传输的硬件实现方案,并分析了设计要点。
基于CPLD的ГОСТ18977总线发送卡设计
针对某型俄制机载产品的测试需求,提出了一种гост18977总线发送卡的设计方法;介绍了гост18977总线标准和80c196kb单片机、epm7128lc可编程逻辑器件的使用方法,并利用外围电路和上述芯片设计并实现гост18977总线发送卡,介绍了并口epp模式下гост18977总线数据的控制过程,给出了гост18977总线发送卡的部分设计电路,并阐述了它的设计原理;实践验证了该板卡能够完成гост18977总线数据信息格式转换和传输,完全可以满足对某型俄制机载产品性能检测的要求。
一种七位巴克码数据发送卡的设计
巴克码是数字通信中常用的信息同步码型;提出一种7位巴克码数据发送卡的设计方法;介绍了巴克码应用背景,阐述了80c196kb单片机、epm7128slc可编程逻辑器件的使用方法,利用上述芯片和分立元件设计并实现7位巴克码数据发送卡;介绍了并口epp模式下巴克码的控制过程,给出了巴克码数据发送卡部分设计电路,介绍了码型实现过程;通过实践证明了该发送卡能够实现7位巴克码的生成与输出,完全满足某型俄制机载产品测试要求。
基于DVB-C的MPEG-2 TS流发送卡的设计与实现
基于pc机平台、利用pci总线控制器ql5032的masterdma方式设计mpeg-2ts传输流发送卡的方法。
一种LED显示屏发送卡的设计
一种LED显示屏发送卡的设计
一种LED显示屏发送卡的设计
文章设计了一种无外接存储体的全彩led显示屏发送卡,该发送卡具有实时传输、节约成本的优势,能够在通常的视频格式下,比如1,024×768@60hz、1,280×1,024@60hz,通过两路千兆网口将整个视频图像实时无损的传输。
基于QL5032总线控制器的DVB流发送卡的设计与实现
文中介绍了基于ql5032的pci总线控制器的dvbts(传输流)发送卡的构成及其应用,并给出了发送卡的硬件设计和软件设计的实现方案。数据经由pci桥上的dma控制器从pc系统内存传送到dvb-asi发送卡上的输入缓冲,随后对字节进行8b/10b编码,接着使这些10比特字通过以固定输出比特率270mb/s工作的并/串交换器。最后,通过标准dvb输出接口将计算机内的mpeg2传输流数据以指定的速率发送给各种数字视频设备。
LED全彩显示屏接收卡及发送卡数量如何计算?
led全彩显示屏接收卡及发送卡数量如何计算? led全彩显示屏接收卡及发送卡数量如何计算?其实这与led屏体尺寸、型号有关,那么具 体是怎么回事,我们一起来看看。 全彩led显示屏的接收卡数量,也就是说计算每张接收卡的最大带载能力了,具体每张接受 卡的带载的能力都是有所不同的,不同的接收卡带全彩led显示屏的长度和宽度是不一样的 (长度、宽度指的是像素点),这个是根据接收卡设计不同而得来的。比如灵星雨的控制系 统,每张接收卡的控制范围:256*128点,256*64点(rv901的卡),全彩led显示屏扫描 模式的按照256*128点计算,户外全彩led显示屏静态可以按照256*64点计算,接收卡的 像素点一定要大于屏体的像素点,这样才能带的起来。 一、室内全彩led显示屏发送卡及接收卡的计算方式: 举例说明:现在客户在联诚发定制了一块p10室内全
LED发送卡MSD300规格书
LED发送卡MSD300规格书
LED全彩显示屏接收卡发送卡数量怎么算
led全彩显示屏接收卡/发送卡数量怎么算 全彩led显示屏的接收卡数量,也就是说计算每张接收卡的最大带载能力了, 具体每张接受卡的带载的能力都是有所不同的,不同的接收卡带全彩led显示屏 的长度和宽度是不一样的(长度、宽度指的是像素点),这个是根据接收卡设计不 同而得来的。比如灵星雨的控制系统,每张接收卡的控制范围:256*128点, 256*64点(rv901的卡),全彩led显示屏扫描模式的按照256*128点计算,户外 全彩led显示屏静态可以按照256*64点计算,接收卡的像素点一定要大于屏体 的像素点,这样才能带的起来。 一、室内全彩led显示屏发送卡及接收卡的计算方式: 举例说明:现在客户定制了一块p10室内全彩显示屏,要求长度为20米, 高度为10米。 1、计算用多少个模组。 p10显示屏的单元板尺寸是:32cm*16cm. 长度使用模
诺瓦科技LED发送卡MCTRL600规格书
规格书 独立主控mctrl600 v2.1.0ns110000120 www.***.***第1页 概述 mctrl600是诺瓦的大带载控制器,支持hdmi/dvi视频输入,四路网口输 出,单台最大带载2560×960。可级联多台统一控制。 功能特性 1)hdmi/dvi视频输入; 2)hdmi音频输入/外部音频输入; 3)支持高位阶视频输入,12bit/10bit/8bit; 4)普通视频源带载能力:1920×1200,2048×1152,2560×960; 5)高位阶视频源带载能力:1440×900; 6)18bit灰阶处理与显示; 7)一路光探头接口; 8)可级联多台进行统一
LED发送卡MCTRL1600规格书
LED发送卡MCTRL1600规格书
基于FPGA的千兆硬件防火墙高速数据缓冲设计
千兆硬件防火墙将在网络安全体系中起到非常重要的作用,数据缓冲是连接mac与规则匹配和状态检测的枢纽.高速数据缓冲的良好设计是突破吞吐速率瓶颈的关键.提出了一种基于fpga的千兆硬件防火墙高速数据缓冲的实现方法,订制并精简了wishbone总线互连的方式,提出mac与数据缓冲数据透明的设计方案从而大大提高通讯性能,给出了利用fpga的blockram实现同步/异步fifo的一般方法,提出延迟判定和数据预取的方式解决空满判定和串联blockram访问时延问题.高速数据缓冲的设计具有一定的通用性.
基于FPGA的串行总线的信号发送卡设计
研究了以fpga为核心的串行总线信号发送卡;介绍了一种用于烟草设备自动控制系统的硬件结构及主要芯片的选型;阐述了串行总线的主要硬件电路模块及实现方法。设计的硬件系统结构紧凑,满足信号高速传输的实时性和准确性,适应了市场需求。
MPEG-2传输流实时解码及码流发送卡的设计
针对pci总线上得到的数据的阵发性,介绍一种mpeg2传输流实时解码及码流发送系统的硬件和软件设计方案,该方案通过在pci接口芯片的一侧增加数据缓存器来实现。此系统在一块pci插卡上实现,支持标准清晰度解码及多种视频输出方式。实验表明,码流发送速率最高可达40mbps。
蓝拓扑:MPEG-2传输流数据采集发送卡BTRC-1011
蓝拓扑mpeg-2传输流数据采集发送卡btrc-1011是一种置于计算机内部的pci插卡。该产品是我公司传输处理卡系列的高性能产品。btrc-1011可以将计算机中的mpeg2传输流数据以指定的数据率发送给各种数字视频设备,
基于FPGA的高速存储阵列设计
高速数据采集系统目前得到了广泛的应用,数据的传输与存储是高速数据系统的关键技术。本文提出一种以fpga为控制核心,固态存储器flash为存储介质的ccd相机高速数据存储阵列。系统通过fpga控制存储阵列的擦除、编程、读出等操作实现数据的存储及读取。采用fifo技术、并行扩展技术实现用低速flash存储器实时存储高速数据,存储完成后可以读回计算机进行处理。
超声波液位测量系统中高速数据采集卡的设计
以复杂环境下超声液位测量系统为背景,论述了该系统中高速数据采集卡的功能和结构,并详细介绍了该高速数据采集卡各单元部分的设计方法。以高速间隙式采样获取超声信号,使用内存映射技术读取和处理超声信号。
文辑推荐
知识推荐
百科推荐
职位:装修工程资料员
擅长专业:土建 安装 装饰 市政 园林