基于FPGA的数字时钟管理电路设计应用
格式:pdf
大小:1.6MB
页数: 4页
介绍了运用现场可编程门阵列(FPGA)进行数字时钟管理方法的流程和应用。从FPGA设计入手,选用了Xilinx公司的Virtex-Ⅱ芯片系列,运用高精度数字时钟管理电路,保证延迟时间,通过仿真,得到移相后的各个时钟及等效时钟,得出了测量误差,满足时间精度要求,可应用于各高精度脉宽测量领域,能够满足各测量领域的设计要求。
大小:1.7MB
介绍了运用现场可编程门阵列(FPGA)进行数字时钟管理方法的流程和应用。从FPGA设计人手,选用了Xil-公司的Virtex-n芯片系列,运用高精度数字时钟管理电路,保证延迟时间,通过仿真,得到移相后的各个时钟及等效时钟,得出了测量误差,满足时间精度要求,可应用于各高精度脉宽测量领域,能够满足各测量领域的设计要求。
数字时钟知识来自于造价通云知平台上百万用户的经验与心得交流。 注册登录 造价通即可以了解到相关数字时钟最新的精华知识、热门知识、相关问答、行业资讯及精品资料下载。同时,造价通还为您提供材价查询、测算、询价、云造价等建设行业领域优质服务。手机版访问:数字时钟