造价通
更新时间:2024.11.16
基于AES算法的SATA硬盘数据加解密设计与实现

格式:pdf

大小:726KB

页数: 3页

提出了基于FPGA对SATA硬盘数据进行AES加解密的方法。对算法进行了改进和优化,以降低加解密过程对SATA硬盘数据传输速度的影响。

基于FPGA的SATA硬盘加解密控制器设计

格式:pdf

大小:620KB

页数: 4页

随着信息时代的到来,数据存储和保护的需求与日俱增,如何有效实现对硬盘数据的加密保护成为一个重要的课题。文章首先分析了目前常用的硬盘数据加密方法,并在比较各种加密方案的基础上给出了基于FPGA的SATA硬盘加解密控制器设计方案。基于SATA2.0接口的广泛应用性,文章接着介绍了SATA的体系结构,并由此给出了系统的总体设计构架和详细设计方案。本控制器采用Synopsys公司的SATA VIP辅助验证,测试平台为Xilinx ML505开发板,并采用Xilinx公司的Virtex-5FPGA作为最终实现,测试结果表明能够正确有效地实现硬盘数据的加解密工作。在SATA加解密控制器设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

热门知识

sata串口硬盘数据线

最新知识

sata串口硬盘数据线
点击加载更多>>
专题概述
sata串口硬盘数据线相关专题

分类检索: