造价通
更新时间:2024.09.14
一种具有掉电数据保持功能的触发器设计

格式:pdf

大小:382KB

页数:

提出了一种用相变器件作为可擦写存储单元的具有掉电数据保持功能的触发器电路.该触发器由四部分组成:具有恢复掉电时数据的双置位端触发器DFF、上电掉电监测置位电路(Power On/Off Reset)、相变存储单元的读写电路(Read Write)和Reset/Set信号产生电路,使之在掉电时能够保存数据,并在上电时完成数据恢复.基于0.13μm SMIC标准CMOS工艺,采用Candence软件对触发器进行仿真,掉电速度达到0.15μs/V的情况下,上电时可以在30ns内恢复掉电时的数据状态.

基于R-SET结构的逻辑门电路和触发器设计

格式:pdf

大小:491KB

页数:

提出一种基于单电子晶体管的新型电路结构——R-SET结构,并从R-SET结构的反相器着手对该结构电路的工作原理和性能进行了分析.构造出基于R-SET结构的或非门、一位数值比较器、SR锁存器和D触发器.通过对各电路进行SPICE仿真,验证了各电路的正确性.最后对R-SET和互补型SET 2种结构的D触发器进行性能比较,得出R-SET结构的D触发器具有结构简单,功耗低,延时小的特点.

热门知识

rs触发器的逻辑功能

精华知识

rs触发器的逻辑功能

最新知识

rs触发器的逻辑功能
点击加载更多>>
rs触发器的逻辑功能相关专题

分类检索: