完成了一种可应用于嵌入式USB2.0主机控制器的串行接口引擎SIE的IP软核设计。讨论了解码、编码、拆包、组包、CRC检验、数字时钟提取和总线计时检测等7个模块的设计,并对设计结果进行了综合及时序仿真验证。结果表明,所设计的SIEIP核在功能和时序上满足USB2.0协议要求。
模数六十路嵌入式主机知识来自于造价通云知平台上百万用户的经验与心得交流。 注册登录 造价通即可以了解到相关模数六十路嵌入式主机最新的精华知识、热门知识、相关问答、行业资讯及精品资料下载。同时,造价通还为您提供材价查询、测算、询价、云造价等建设行业领域优质服务。手机版访问:模数六十路嵌入式主机