论文设计实现了一个用于单芯片FM调谐器的低噪声放大器,放大器采用0.6um BiCMOS工艺实现。低噪声放大器采用匹配简单并且线性度很高的新式共基结构实现。仿真结果显示采用此结构的低噪声放大器的正向增益(S21)为24dB,信号频率范围内的噪声系数(Noise Figure)仅仅为2.5dB。输入3阶交调点(ⅡP3)为-15.25dB。本文中,我们将对该结构低噪声放大器进行具体的分析。
设计了一个用于模拟卫星电视调谐器的整数频率综合器.锁相环本振输出频率范围覆盖1.25GHz到2.8GHz,参考频率可配置为62.5kHz或31.25kHz.环路滤波器采用三阶有源滤波器,环路带宽为1kHz.电荷泵输出电流可配置为50μA或250μA.压控振荡器(VCO)采用差分反馈型结构,在偏离中心频率10kHz处的相位噪声小于-76dBc/Hz.分频器采用脉冲吞咽型结构,有15位控制位.P计数器从输入到输出只经过两个触发器和一个逻辑门,能有效减少由多级异步分频器产生的相位噪声.电荷泵充放电电流的不匹配会恶化参考杂散,这里引入了对电流过冲不匹配的考虑,在鉴频鉴相器(PFD)和电荷泵中加入了减少充放电电流过冲的措施.电路采用0.18μm RFCMOS工艺实现,面积1.3mm*1.5mm.
AM/FM数码调谐器知识来自于造价通云知平台上百万用户的经验与心得交流。 注册登录 造价通即可以了解到相关AM/FM数码调谐器最新的精华知识、热门知识、相关问答、行业资讯及精品资料下载。同时,造价通还为您提供材价查询、测算、询价、云造价等建设行业领域优质服务。手机版访问:AM/FM数码调谐器