中文名 | 集成电路产业 | 诞 生 | 1947年 |
---|---|---|---|
发明人 | 肖特莱 | 1950年 | 结型晶体管诞生 |
(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用 以代替引集成电路
脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP为40mm 见方。而且BGA 不 用担心QFP 那样的引脚变形问题。该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有 可 能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。也有一些LSI 厂家正在开发500 引脚的BGA。BGA 的问题是回流焊后的外观检查。尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。 美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC 和GPAC)。
(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以 防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中 采用 此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。
(ceramic) 表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。
用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有 玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中 心 距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。
表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗 口的集成电路
Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1. 5~ 2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、 0.5mm、 0.4mm 等多种规格。引脚数从32 到368。 带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形 。 带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为 QFJ、QFJ-G(见QFJ)。
(chip on board) 板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与 基 板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用 树脂覆 盖以确保可靠性。虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和 倒片 焊技术。
(dual flat package) 双侧引脚扁平封装。是SOP 的别称(见SOP)。以前曾有此称法,已基本不用。
(dual in-line ceramic package) 陶瓷DIP(含玻璃密封)的别称(见DIP).
(dual in-line) DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。
(dual in-line package) 双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种 。 DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。 引脚中心距2.54mm,引脚数从6 到64。封装宽度通常为15.2mm。有的把宽度为7.52mm 和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP)。但多数情况下并不加 区分, 只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP 也称为cerdip(见cerdip)。
(dual small out-lint) 双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。
(dual tape carrier package) 双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于 利 用的是集成电路
TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为 定制品。 另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机 械工 业)会标准规定,将DICP 命名为DTP。
(dual tape carrier package) 同上。日本电子机械工业会标准对DTCP 的命名(见DTCP)。
(flat package) 扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采 用此名称。
倒焊芯片。裸芯片封装技术之一,在LSI 芯片的电极区制作好金属凸点,然后把金属凸 点 与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有 封装技 术中体积最小、最薄的一种。 但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可 靠 性。因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。
(fine pitch quad flat package) 小引脚中心距QFP。通常指引脚中心距小于0.65mm 的QFP(见QFP)。部分导导体厂家采 用此名称。
(globe top pad array carrier) 美国Motorola 公司对BGA 的别称(见BGA)。
(quad fiat package with guard ring) 带保护环的四侧引脚扁平封装。塑料QFP 之一,引脚用树脂保护环掩蔽,以防止弯曲变 形。 在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L 形状)。 这种封装 在美国Motorola 公司已批量生产。引脚中心距0.5mm,引脚数最多为208 左右。
(with heat sink) 表示带散热器的标记。例如,HSOP 表示带散热器的SOP。
(surface mount type) 表面贴装型PGA。通常PGA 为插装型封装,引脚长约3.4mm。表面贴装型PGA 在封装的 底面有陈列集成电路
状的引脚,其长度从1.5mm 到2.0mm。贴装采用与印刷基板碰焊的方法,因而 也称 为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA 小一半,所以封装本体可制作得 不 怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI 用的封装。封装的基材有 多层陶 瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。
(J-leaded chip carrier) J 形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ)。部分半 导体厂家采用的名称。
(Leadless chip carrier) 无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是 高 速和高频IC 用封装,也称为陶瓷QFN 或QFN-C(见QFN)。
(land grid array) 触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现 已 实用的有227 触点(1.27mm 中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速 逻辑 LSI 电路。 LGA 与QFP 相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻 抗 小,对于高速LSI 是很适用的。但由于插座制作复杂,成本高,基本上不怎么使用 。预计 今后对其需求会有所增加。
(lead on chip) 芯片上引线封装。LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片 的 中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面 附近的 结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。
(low profile quad flat package) 薄型QFP。指封装本体厚度为1.4mm 的QFP,是日本电子机械工业会根据制定的新QFP 外形规格所用的名称。
陶瓷QFP 之一。封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。 封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI 开发的一种 封装, 在自然空冷条件下可容许W3的功率。现已开发出了208 引脚(0.5mm 中心距)和160 引脚 (0.65mm 中心距)的LSI 逻辑用封装,并于1993 年10 月开始投入批量生产。
(multi-chip module) 多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可 分 为MCM-L,MCM-C 和MCM-D 三大类。 MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低 。 MCM-C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使 用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCM-L。 MCM-D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组 件。 布线密谋在三种组件中是最高的,但成本也高。
(mini flat package) 小形扁平封装。塑料SOP 或SSOP 的别称(见SOP 和SSOP)。部分半导体厂家采用的名称。
(metric quad flat package) 按照JEDEC(美国联合电子设备委员会)标准对QFP 进行的一种分类。指引脚中心距为 0.65mm、本体厚度为3.8mm~2.0mm 的标准QFP(见QFP)。
(metal quad) 美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空 冷 条件下可容许2.5W~2.8W 的功率。日本新光电气工业公司于1993 年获得特许开始生产 。
(mini square package) QFI 的别称(见QFI),在开发初期多称为MSP。QFI 是日本电子机械工业会规定的名称。 34、OPMAC(over molded pad array carrier) 模压树脂密封凸点陈列载体。美国Motorola 公司对模压树脂密封BGA 采用的名称(见 BGA)。
(plastic) 表示塑料封装的记号。如PDIP 表示塑料DIP。
(pad array carrier) 凸点陈列载体,BGA 的别称(见BGA)。
(printed circuit board leadless package) 印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引 脚中心距有0.55mm 和0.4mm 两种规格。正处于开发阶段。
(plastic flat package) 塑料扁平封装。塑料QFP 的别称(见QFP)。部分LSI 厂家采用的名称。
(pin grid array) 陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都 采 用多层陶集成电路
瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模 逻辑 LSI 电路。成本较高。引脚中心距通常为2.54mm,引脚数从64 到447 左右。 了为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256 引脚的塑料PG A。 另外,还有一种引脚中心距为1.27mm 的短引脚表面贴装型PGA(碰焊PGA)。(见表面贴装 型PGA)。
驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN 相似。在开发带有微机的设 备时用于评价程序确认操作。例如,将EPROM 插入插座进行调试。这种封装基本上都是 定制 品,市场上不怎么流通。
(plastic leaded chip carrier) 带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形 , 是塑料制品。美国德克萨斯仪器公司首先在64k 位DRAM 和256kDRAM 中采用,已经 普 及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18 到84。 J 形引脚不易变形,比QFP 容易操作,但焊接后的外观检查较为困难。 PLCC 与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现 在已经出现用陶瓷制作的J 形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PC LP、P -LCC 等),已经无法分辨。为此,日本电子机械工业会于1988 年决定,把从四侧引出 J 形引 脚的封装称为QFJ,把在四侧带有电极凸点的封装称为QFN(见QFJ 和QFN)。
(plastic teadless chip carrier)(plastic leaded chip currier) 有时候是塑料QFJ 的别称,有时候是QFN(塑料LCC)的别称(见QFJ 和QFN)。部分 LSI 厂家用PLCC 表示带引线封装,用P-LCC 表示无引线封装,以示区别。
(quad flat high package) 四侧引脚厚体扁平封装。塑料QFP 的一种,为了防止封装本体断裂,QFP 本体制作得 较厚(见QFP)。部分半导体厂家采用的名称。
(quad flat I-leaded packgac) 四侧I 形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I 字 。 也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面 积小 于QFP。 日立制作所为视频模拟IC 开发并使用了这种封装。此外,日本的Motorola 公司的PLL IC 也采用了此种封装。引脚中心距1.27mm,引脚数从18 于68。
(quad flat J-leaded package) 四侧J 形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J 字形 。 是日本电子机械工业会规定的名称。引脚中心距1.27mm。 材料有塑料和陶瓷两种。塑料QFJ 多数情况称为PLCC(见PLCC),用于微机、门陈列、 DRAM、ASSP、OTP 等电路。引脚数从18 至84。 陶瓷QFJ 也称为CLCC、JLCC(见CLCC)。带窗口的封装用于紫外线擦除型EPROM 以及 带有EPROM 的微机芯片电路。引脚数从32 至84。
(quad flat non-leaded package) 四侧无引脚扁平封装。表面贴装型封装之一。多称为LCC。QFN 是日本电子机械工业 会规定的集成电路
名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度 比QFP 低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电 极触点 难于作到QFP 的引脚那样多,一般从14 到100 左右。 材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。 塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm 外, 还有0.65mm 和0.5mm 两种。这种封装也称为塑料LCC、PCLC、P-LCC 等。
(quad flat package) 四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有 陶 瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时, 多数情 况为塑料QFP。塑料QFP 是最普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字 逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距 有1.0mm、0.8mm、 0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中最多引脚数为304。 日本将引脚中心距小于0.65mm 的QFP 称为QFP(FP)。但日本电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为 QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。 另外,有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。 但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱 。 QFP 的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已 出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂 保护 环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专 用夹 具里就可进行测试的TPQFP(见TPQFP)。 在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP 里。引脚中心距最小为 0.4mm、引脚数最多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqa d)。
(FP)(QFP fine pitch) 小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm 、 0.3mm 等小于0.65mm 的QFP(见QFP)。
(quad in-line ceramic package) 陶瓷QFP 的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。
(quad in-line plastic package) 塑料QFP 的别称。部分半导体厂家采用的名称(见QFP)。
(quad tape carrier package) 四侧引脚带载封装。TCP 封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利 用 TAB 技术的薄型封装(见TAB、TCP)。
(quad tape carrier package) 四侧引脚带载封装。日本电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用 的 名称(见TCP)。
(quad in-line) QUIP 的别称(见QUIP)。
(quad in-line package) 四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚 中 心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是 比标准DIP 更小的一种封装。日本电气公司在台式计算机和家电产品等的微机芯片中采 用了些 种封装。材料有陶瓷和塑料两种。引脚数64。
(shrink dual in-line package) 收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(1.778mm)小于DIP(2.54 mm), 因而得此称呼。引脚数从14 到90。也有称为SH-DIP 的。材料有陶瓷和塑料两种。
(shrink dual in-line package) 同SDIP。部分半导体厂家采用的名称。
(single in-line) SIP 的别称(见SIP)。欧洲半导体厂家多采用SIL 这个名称。
(single in-line memory module) 单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插 座 的组件。标准SIMM 有中心距为2.54mm 的30 电极和中心距为1.27mm 的72 电极两种规格 。 在印刷基板的单面或双面装有用SOJ 封装的1 兆位及4 兆位DRAM 的SIMM 已经在个人 计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM 都装配在SIMM 里。
(single in-line package) 单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时 封 装呈侧立状。引脚中心距通常为2.54mm,引脚数从2 至23,多数为定制产品。封装的形 状各 异。也有的把形状与ZIP 相同的封装称为SIP。
(skinny dual in-line package) DIP 的一种。指宽度为7.62mm、引脚中心距为2.54mm 的窄体DIP。通常统称为DIP(见 DIP)。
(slim dual in-line package) DIP 的一种。指宽度为10.16mm,引脚中心距为2.54mm 的窄体DIP。通常统称为DIP。
(surface mount devices) 表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。 SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。
(small out-line I-leaded package) I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心 距 1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引 脚数 26。
(small out-line integrated circuit) SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。
(Small Out-Line J-Leaded Package) J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此 得名。 通常为塑料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但绝大部分是DRAM。用SO J 封装的DRAM 器件很多都装配在SIMM 上。引脚中心距1.27mm,引脚数从20 至40(见SIMM )。
(Small Out-Line L-leaded package) 按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。
(Small Out-Line Non-Fin) 无散热片的SOP。与通常的SOP 相同。为了在功率IC 封装中表示无散热片的区别,有意 增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。
(small Out-Line package) 小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有 塑料 和陶瓷两种。另外也叫SOL 和DFP。 SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不 超过10~40 的领域,SOP 是普及最广的表面贴装封装。引脚中心距1.27mm,引脚数从8 ~44。 另外,引脚中心距小于1.27mm 的SOP 也称为SSOP;装配高度不到1.27mm 的SOP 也称为 TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。
(Small Outline Package(Wide-Jype)) 宽体SOP。部分半导体厂家采用的名称。
近几年,中国集成电路产业取得了飞速发展。中国集成电路产业已经成为全球半导体产业关注的焦点,即使在全球半导体产业陷入有史以来程度最严重的低迷阶段时,中国集成电路市场仍保持了两位数的年增长率,凭借巨大的市场需求、较低的生产成本、丰富的人力资源,以及经济的稳定发展和宽松的政策环境等众多优势条件,以京津唐地区、长江三角洲地区和珠江三角洲地区为代表的产业基地迅速发展壮大,制造业、设计业和封装业等集成电路产业各环节逐步完善。 2006年中国集成电路市场销售额为4862.5亿元,同比增长27.8%。其中IC设计业年销售额为186.2亿元,比2005年增长49.8%。 2007年中国集成电路产业规模达到1251.3亿元,同比增长24.3%,集成电路市场销售额为5623.7亿元,同比增长18.6%。而计算机类、消费类、网络通信类三大领域占中国集成电路市场的88.1%。
中国集成电路产业已经形成了IC设计、制造、封装测试三业及支撑配套业共同发展的较为完善的产业链格局,随着IC设计和芯片制造行业的迅猛发展,国内集成电路价值链格局继续改变,其总体趋势是设计业和芯片制造业所占比例迅速上升。
国家集成电路封测产业链技术创新战略联盟理事长王新潮也在新年贺词中表示,展望2014年,半导体产业的发展趋势值得期待。随着国家各项产业政策得到进一步落实,中国集成电路产业发展环境趋向良好,新型工业化、信息化、城镇化、农业现代化建设等需求不断扩大。未来几年,将是我国集成电路产业发展的重要战略机遇期和黄金发展期。
根据《集成电路产业“十二五”发展规划》,到2015年,中国芯片设计业的销售收入将达到1100亿元左右,2013-2015年芯片设计业销售收入年均复合增长率将达到24.2%。
世界集成电路的发展历史
1947年:贝尔实验室肖特莱等人发明了晶体管,这是微电子技术发展中第一个里程碑;集成电路
1950年:结型晶体管诞生; 1950年: R Ohl和肖特莱发明了离子注入工艺; 1951年:场效应晶体管发明; 1956年:C S Fuller发明了扩散工艺; 1958年:仙童公司Robert Noyce与德仪公司基尔比间隔数月分别发明了集成电路,开创了世界微电子学的历史; 1960年:H H Loor和E Castellani发明了光刻工艺; 1962年:美国RCA公司研制出MOS场效应晶体管; 1963年:F.M.Wanlass和C.T.Sah首次提出CMOS技术,今天,95%以上的集成电路芯片都是基于CMOS工艺; 1964年:Intel摩尔提出摩尔定律,预测晶体管集成度将会每18个月增加1倍; 1966年:美国RCA公司研制出CMOS集成电路,并研制出第一块门阵列(50门); 1967年:应用材料公司(Applied Materials)成立,现已成为全球最大的半导体设备制造公司; 1971年:Intel推出1kb动态随机存储器(DRAM),标志着大规模集成电路出现; 1971年:全球第一个微处理器4004由Intel公司推出,采用的是MOS工艺,这是一个里程碑式的发明; 1974年:RCA公司推出第一个CMOS微处理器1802; 1976年:16kb DRAM和4kb SRAM问世; 1978年:64kb动态随机存储器诞生,不足0.5平方厘米的硅片上集成了14万个晶体管,标志着超大规模集成电路(VLSI)时代的来临; 1979年:Intel推出5MHz 8088微处理器,之后,IBM基于8088推出全球第一台PC; 1981年:256kb DRAM和64kb CMOS SRAM问世; 1984年:日本宣布推出1Mb DRAM和256kb SRAM; 1985年:80386微处理器问世,20MHz; 1988年:16M DRAM问世,1平方厘米大小的硅片上集成有3500万个晶体管,标志着进入超大规模集成电路(VLSI)阶段; 1989年:1Mb DRAM进入市场; 1989年:486微处理器推出,25MHz,1μm工艺,后来50MHz芯片采用 0.8μm工艺; 1992年:64M位随机存储器问世; 1993年:66MHz奔腾处理器推出,采用0.6μm工艺; 1995年:Pentium Pro, 133MHz,采用0.6-0.35μm工艺;集成电路
1997年:300MHz奔腾Ⅱ问世,采用0.25μm工艺; 1999年:奔腾Ⅲ问世,450MHz,采用0.25μm工艺,后采用0.18μm工艺; 2000年:1Gb RAM投放市场; 2000年:奔腾4问世,1.5GHz,采用0.18μm工艺; 2001年:Intel宣布2001年下半年采用0.13μm工艺。 2003年:奔腾4 E系列推出,采用90nm工艺。 2005年:intel 酷睿2系列上市,采用65nm工艺。 2007年:基于全新45纳米High-K工艺的intel酷睿2 E7/E8/E9上市。 2009年:intel酷睿i系列全新推出,创纪录采用了领先的32纳米工艺,并且下一代22纳米工艺正在研发。
我国集成电路的发展历史
我国集成电路产业诞生于六十年代,共经历了三个发展阶段: 1965年-1978年:以计算机和军工配套为目标,以开发逻辑电路为主要产 品,初步建立集成电路工业基础及相关设备、仪器、材料的配套条件; 1978年-1990年:主要引进美国二手设备,改善集成电路装备水平,在“治散治乱”的同时,以消费类整机作为配套重点,较好地解决了彩电集成电路的国产化; 1990年-2000年:以908工程、909工程为重点,以CAD为突破口,抓好科技攻关和北方科研开发基地的建设,为信息产业服务,集成电路行业取得了新的发展。
MC3361是美国MOTOROLA公司生产的单片窄带调频接收电路,主要应用于语音通讯的无线接收机。片内包含振荡电路、混频电路、限幅放大器、积分鉴频器、滤波器、抑制器、扫描控制器及静噪开关电路。主要应用...
集成电路的种类与用途 作者:陈建新 在电子行业,集成电路的应用非常广泛,每年都有许许多多通用或专用的集成电路被研发与生产出来,本文将对集成电路的知识作一全面的阐述。 一、 集成...
集成电路取代了晶体管,为开发电子产品的各种功能铺平了道路,并且大幅度降低了成本,第三代电子器件从此登上舞台。它的诞生,使微处理器的出现成为了可能,也使计算机变成普通人可以亲近的日常工具。集成技术的应用...
集成电路论文 第 1页 智能配电网中电力变压器的应用研究 摘要 为应对电力系统在新世纪面临的分布式电源并网、电网利用系数低,高可靠性,高 电能质量要求以及数字化技术应用等诸多挑战, 智能电网成为未来电网的主要发展方向。 智能电网的建设离不开高级电力电子装置, 因此电力电子变压器的研究对于建设绿色电 网,智能电网具有重要的意义。 论文首先对智能电网的概念及功能特点进行了介绍, 其 次,论文分析了电力电子变压器的基本原理和拓扑结构, 最后,论文就 AC/AC和AC /DC /AC这两种典型的电力电子变压器在智能配电网上的应用进行了研究。首先提出 了应用在配电网的基于 AC/AC型电力电子变压器的自动电压稳压器。其次,论文分析 了应用在智能配电网中的基于 AC/DC/AC型电力电子变压器的电能质量控制方案, 构 建了系统的数学模型,详细分析了电力电子变压器输入级、中间隔离级和输出级的控制 策略。
第一章 集成电路的测试 1.集成电路测试的定义 集成电路测试是对集成电路或模块进行检测, 通过测量对于集成电路的输出回应和预期 输出比较, 以确定或评估集成电路元器件功能和性能的过程, 是验证设计、 监控生产、 保证 质量、分析失效以及指导应用的重要手段。 .2.集成电路测试的基本原理 输入 X 输出回应 Y 被测电路 DUT(Device Under Test)可作为一个已知功能的实体,测试依据原始输入 x 和网络功能集 F(x),确定原始输出回应 y,并分析 y是否表达了电路网络的实际输出。因 此,测试的基本任务是生成测试输入, 而测试系统的基本任务则是将测试输人应用于被测器 件,并分析其输出的正确性。 测试过程中, 测试系统首先生成输入定时波形信号施加到被测 器件的原始输入管脚, 第二步是从被测器件的原始输出管脚采样输出回应, 最后经过分析处 理得到测试结果。 3.集成电路故障与测
《集成电路产业现状与发展前景—2014国家出版基金项目《新兴产业和高新技术现状与前景研究丛书》》从宏观角度介绍了目前集成电路产业的基本情况,全书分为5章:集成电路产业基础知识、全球集成电路产业的发展概况、中国集成电路产业的发展现状和空间布局、中国集成电路产业的趋势判断和战略重点、重点省市集成电路产业的发展现状和趋势。全书中引用较多数据及图表加以例证,非常具有可读性,相信能对行业内人士了解目前中国以及世界的集成电路产业概况,掌握其发展趋势有一定的帮助。
《经济参考报》记者日前从工信部等权威部门获悉,为推进《国家集成电路产业推进纲要》落地,我国将针对集成电路先进工艺和智能传感器创新能力不足等问题,出台一系列政策“组合拳”,加速多个重点关键产品和技术的攻关,以此促进我国集成电路产业的快速健康发展,并缩小我国集成电路产业和世界先进水平的差距。
据介绍,我国继续组织实施“芯火”创新计划,打造一批集成电路产业创新平台,推动技术、人才、资金、市场等产业要素集聚;推动建设智能传感器国家级创新中心建设,打造8英寸共性技术开发平台,攻克高深宽比加工技术、圆片级键合等关键技术;加快组建IC先进工艺国家级创新中心建设,攻关5纳米及以下工艺共性技术等;指导信息光电子创新中心落实建设方案,重点建设Ⅲ-Ⅴ族高端光电子芯片、硅光集成芯片、高速光器件测试封装等产品工艺平台,攻关400G硅光器件等关键技术;加快落实印刷及柔性显示创新中心建设方案,开展大尺寸印刷、量子点印刷等关键技术研发,实现样机开发研制;继续落实《国家集成电路产业推进纲要》,推动重点关键型号CPU、FPGA等重大破局性部署。
随着我国信息化发展进程加速,以及“互联网+”、“智能制造”战略的稳步推进,各界对集成电路产品和技术的需求也与日俱增。一方面,我国对集成电路产业发展高度重视,从2014年开始,先后出台《国家集成电路产业发展推进纲要》等一系列产业政策,同时国家制造强国建设战略咨询委员会还将集成电路产业列入重点发展产业名单;另一方面,我国集成电路产业和世界先进水平尚有差距,除了每年需要花巨额资金进口各类集成电路产品和技术外,集成电路产业的短板还极大制约了信息基础、高端装备制造等产业的发展。
目前,各界对加速集成电路产业关键产品和技术攻关的呼声越来越高。近期,工信部就召开了重大短板装备座谈会,明确提出了通过推进重点工程,来提升集成电路、航空航天等重点产业的技术和发展水平。据知情专家介绍,集成电路领域后续产业政策将主要集中在集成电路设计、集成电路制造、集成电路封装、封装设备及材料4个核心领域,涉及桌面CPU、嵌入式CPU、储存器等核心产品,以及光刻技术、多芯片封装等关键技术的生产和研发。一旦这些领域取得重大突破,我国集成电路产业发展,不但能够迈上新的台阶,还能大大缩小和国际先进水平之间的差距。
据国家制造强国建设战略咨询委员会制定的产业发展目标,到2020年我国集成电路产业与国际先进水平的差距将逐步缩小,全行业销售收入年均增速超过20%,移动智能终端、网络通信、云计算、物联网、大数据等重点领域集成电路涉及技术达到国际先进水平,16/14nm制造工艺实现规模量产,封装测试技术达到国际领先水平,关键装备和材料进入国际采购体系,基本建成技术先进、安全可靠的集成电路体系;到2030年,集成电路产业链主要环节达到国际先进水平,一批企业进入国际第一梯队,产业实现跨越式发展。
中国工程院院士、国家集成电路产业发展咨询委员会委员沈昌祥向《经济参考报》记者介绍,目前我国每年的集成电路产品进口金额已超过石油进口金额,大量关键核心产品和技术均需进口,这不仅制约了我国信息产业的整体发展水平,也制约了和信息产业紧密相关的其他产业的发展。例如,目前我国智能手机行业发展迅猛,但包括CPU、存储器、各类感应元器件在内的集成电路产品均为进口。这使得国内手机企业生产的智能手机附加值低,因此在产业内无法占据主导地位,收入更难实现提升。
沈昌祥认为,一旦关键产品和技术实现突破和国产化,我国集成电路产业和信息产业的发展都将实现质的飞跃,不但能够摆脱受制于人的被动局面,还有助于在国际市场取得话语权和市场主导权。
国家制造强国建设战略咨询委员会预测,随着关键产品和技术完成攻关和国产化,到“十三五”末,国产集成电路产品和技术的市场占有率有望提升30个百分点,产品和技术将满足约50%的国内市场需求,意味着国产集成电路产品和技术的销售收入将增长约500亿美元。
仙桃国际大数据谷重庆集成电路设计产业园揭牌。 昨日(2017年6月1日),渝北区仙桃国际大数据谷新行动计划发布会举行,6家人工智能等企业集中签约落户。根据规划,将建成仙桃数据谷智慧园区,并启动“独角兽”培育工程,3-5年培育独角兽企业4-5家,到2020年前打造成为中国大数据产业生态谷。 构筑“1+3+5+10+N”创新生态圈 根据今年的全新产业规划,仙桃国际大数据谷将打造以数据为资源基础及创新内核的“1+3+5+10+N”创新生态圈,形成特色分明的产业组团,引导项目精准落地,成为“国家数字经济示范区”的先行者。 据了解,“1”即大数据,仙桃国际大数据谷联合国家信息中心已建成国家发改委大数据中心重庆分中心、国家信息中心一带一路大数据中心西部分中心,汇聚政务类、产业类和消费类数据12.5亿条以上。“3”即聚焦集成电路设计、物联网、人工智能三个关键性技术,打造集成电路设计(IC)、物联网(IOT)、人工智能(AI)产业园。“5”即重点发展智能汽车、智能终端、生命健康、航空产业、数字城乡等5大核心产业。“10”即建立10个开放共享平台,目前智能样机生产平台、全套3D打印平台、智能汽车协同创新平台、外观设计平台等5个平台已建成投用,软件系统开发平台、先进计算平台等有望年内签约落地。 “N”即汇聚N个企业集聚。围绕产业规划思路,按照“数字驱动”“创新引领”“国际协同”三大主题,仙桃国际大数据谷形成“一带、两翼、九园”的创新生态圈产业空间布局,“一带”即数字产业中枢带,“两翼”即以人才培养和国际协同孵化为主的创新南北翼,“九园”即打造9个特色产业园,形成特色分明的产业组团,引导项目精准落地。 6家大数据智能化企业落户渝北 活动现场举行了项目集中签约仪式。渝北区分别与北京全拓联合数据科技公司、开普互联科技公司、四川远鉴科技公司、中贸投(北京)国际贸易公司、北京国网众享科技公司、北京东方金信科技公司等6家企业签订战略合作协议,未来将在人工智能、智能制造、云计算、消费类大数据、精准营销、农产品全球供应链数据资源管理体系等领域展开深度合作。 渝北区政府负责人表示,作为渝北区打造创新生态圈的主战场,仙桃国际大数据谷布局新产业,培育新的经济增长点。到2020年,实现带动相关产业产值200亿元,带动6000人在园区内就业。将实施5大重点工程:一是数据中心建设工程,实现8-10PB数据汇集;二是“仙桃大脑”建设工程,建成仙桃数据谷智慧园区,以此为试点全面推动数字渝北建设;三是“独角兽培育工程”,力争3-5年实现培育独角兽企业4-5家;四是开放共享平台建设工程,10大开放共享平台全面落地运营;五是仙桃品牌建设工程,建设仙桃指数每月发布、仙桃年度大数据建设分析报告发布、仙桃峰会、仙桃创客等创新品牌。 打造百亿级集成电路设计产业园 仙桃国际大数据谷重庆集成电路设计产业园揭牌,将打造百亿级集成电路设计产业园。渝北区临空战略产业公司董事长代建军介绍,仙桃国际大数据谷将打造百亿级集成电路设计产业园,围绕智能汽车、智能终端、物联网、人工智能等领域芯片,搭建IP库、EDA工具、样机制造、培训、孵化咨询、基金等6大公共服务平台。力争在3年内,聚集80家IC设计企业,引进和培养5000人以上IC设计人才,建设1个国内知名的集成电路高端研究机构,培育孵化2家以上IC设计上市企业,IC设计年产值超过100亿元。产业园将分两期规划,一期约5万平方米,目前已落地ARM、安芯教育、线易科技、物奇科技等企业和平台;二期约11万平方米,主要布局芯片设计企业和产业外延端咨询服务企业。“目前国家信息中心已在重庆落户三大平台,将面向重庆、辐射西部。”国家信息中心大数据部主任于施洋介绍,目前,已先后落地国家发展改革委互联网大数据中心重庆分中心、国家信息中心“一带一路”大数据中心西部分中心、西部大数据前沿应用研究院。都市传媒记者蒋艳 相关新闻 渝北区每年亿元揽才 中高端人才有专项支持 代建军介绍,仙桃国际大数据谷建设集成电路设计产业园,首要关注的就是中高端人才引进,将给予大力政策支持。对集成电路设计相关企业,将给予IP池、EDA工具支持、流片和掩膜补贴、人才和专项项目支持政策。一是依托渝北区已出台的临空海外英才和创新人才计划,每年设立1亿元人才引进奖励,最高给予200万元落户奖励、80万元购房补贴、500万元项目经费支持。二是给予高管个税补贴,解决员工就医、落户、子女上学等问题。三是依托仙桃国际学院、安芯教育等,为企业提供定制化入职培训、专项人才培养。四是仙桃国际大数据谷拥有完善的生活配套,满足各类人才生活需求,让入驻企业更方便。
如果想要了解更多相关信息,请多多关注eeworld,eeworld电子工程世界将给大家提供更全、更详细、更新的资讯信息电子行业,EEWORLD原文链接:http://www.eeworld.com.cn/manufacture/article_2018060426077.html